直播推薦
企業(yè)動(dòng)態(tài)
- 硬核突圍!上海兆越以自主可控技術(shù)重構(gòu)礦山通信生態(tài)
- 京東五金城設(shè)立樂(lè)清電氣地標(biāo)館 探索數(shù)智供應(yīng)鏈助力產(chǎn)業(yè)帶發(fā)展新模式
- 旋轉(zhuǎn)設(shè)備故障檢測(cè),我們更懂工廠(chǎng)的“心跳” ——昆山金斗云測(cè)控
- 華為工業(yè)智能平臺(tái)iDME.X:工業(yè)知識(shí)圖譜新引擎,賦能工業(yè)新智造
- 賽思快訊 | 浙江省政協(xié)教科衛(wèi)體委主任鄭瑤一行領(lǐng)導(dǎo)蒞臨賽思調(diào)研
- 河北省建筑電氣&智能化2025學(xué)術(shù)交流會(huì)
- 祝山東省建筑電氣與智能化2025年年會(huì)成功召開(kāi)
- 智聯(lián)無(wú)碳未來(lái)!臺(tái)鈴全球首發(fā)電動(dòng)車(chē)全生命周期碳管理系統(tǒng)
推薦展會(huì)
前言:現(xiàn)代模擬仿真技術(shù)[1]廣泛應(yīng)用在系統(tǒng)設(shè)計(jì)、系統(tǒng)分析以及教育訓(xùn)練中。在模擬過(guò)程中,存在大量向前端模擬裝置或仿真模塊發(fā)送指令數(shù)據(jù),以及從模擬工作設(shè)備上讀取狀態(tài)參量的情況。在對(duì)大型工業(yè)設(shè)備和系統(tǒng)進(jìn)行模擬仿真時(shí),F(xiàn)PGA/search.php?keywords=%E6%95%B0%E6%8D%AE%E9%87%87%E9%9B%86&search=1" target="_blank">數(shù)據(jù)采集控制的復(fù)雜程度愈加惡劣[2]。通過(guò)改進(jìn)數(shù)據(jù)采集控制器的結(jié)構(gòu),提高數(shù)據(jù)采集控制器的自動(dòng)化和集成化程度,可以有效地提高大型模擬仿真設(shè)備數(shù)據(jù)采集和控制的效率。
FPGA及SoPC技術(shù)的發(fā)展為此提供了新的解決方案。IP核(IP Core)是具有特定電路功能的硬件描述語(yǔ)言程序,可較方便地進(jìn)行修改和定制,以提高設(shè)計(jì)效率[3]。本文研究了基于FPGA的數(shù)據(jù)采集控制器IP 核的設(shè)計(jì)方案和實(shí)現(xiàn)方法,該IP核既可以應(yīng)用在獨(dú)立IC芯片上,還可作為合成系統(tǒng)的子模塊直接調(diào)用,實(shí)現(xiàn)IP核的復(fù)用。
1 系統(tǒng)結(jié)構(gòu)
數(shù)據(jù)采集控制器主要分為發(fā)送機(jī)制和接收機(jī)制兩部分。在傳統(tǒng)的模擬仿真系統(tǒng)[4]中,發(fā)送機(jī)制負(fù)責(zé)將模擬仿真系統(tǒng)主機(jī)控制程序模擬運(yùn)算的數(shù)據(jù)傳給事先定義的變量,通過(guò)接口卡將其放在內(nèi)存地址單元中,再借助智能雙端口的工控機(jī)將數(shù)據(jù)發(fā)至前端,以驅(qū)動(dòng)前端設(shè)備(如儀表、顯示燈等)進(jìn)行顯示,或使前端設(shè)備(如開(kāi)關(guān)、閥門(mén)、步進(jìn)電機(jī)等)進(jìn)行動(dòng)作;接收機(jī)制與之相反,即實(shí)時(shí)地將從前端工控機(jī)采集的模擬設(shè)備的動(dòng)作量和狀態(tài)量(包括模擬實(shí)際情況的溫度量、壓力量等)讀到計(jì)算機(jī)內(nèi)存地址單元中,并通過(guò)專(zhuān)寫(xiě)程序把這些變量值轉(zhuǎn)換成主控程序所需要的數(shù)據(jù)。
前端設(shè)備種類(lèi)繁多,因此實(shí)際中需有針對(duì)性地進(jìn)行設(shè)計(jì),以實(shí)現(xiàn)工控機(jī)對(duì)前端設(shè)備的控制。此外,工控機(jī)與主機(jī)之間還必須通過(guò)接口進(jìn)行通信。其結(jié)構(gòu)復(fù)雜,不利于設(shè)計(jì)和調(diào)試,同時(shí)降低了模擬仿真系統(tǒng)的實(shí)時(shí)性和效率。
本文設(shè)計(jì)的IP 核將傳統(tǒng)結(jié)構(gòu)中工控機(jī)和接口卡兩級(jí)的數(shù)據(jù)采集控制系統(tǒng)結(jié)合起來(lái),設(shè)計(jì)了一個(gè)集成的控制器,由其*承擔(dān)主機(jī)與前端設(shè)備的數(shù)據(jù)交換與通信任務(wù)。這樣,主機(jī)僅負(fù)責(zé)對(duì)整個(gè)系統(tǒng)的監(jiān)控以及對(duì)模擬仿真模型的規(guī)格運(yùn)算,而不再分出資源來(lái)管理前端模擬設(shè)備的控制和數(shù)據(jù)采集,從而降低了系統(tǒng)的復(fù)雜度。
2 系統(tǒng)設(shè)計(jì)
基于前述數(shù)據(jù)采集控制過(guò)程,本IP核分發(fā)送數(shù)據(jù)和采集數(shù)據(jù)兩種處理機(jī)制進(jìn)行設(shè)計(jì)。相應(yīng)地,將本IP核內(nèi)部劃分為IP核控制邏輯模塊、數(shù)據(jù)模式轉(zhuǎn)換模塊、網(wǎng)絡(luò)通信模塊、寄存器模塊、總線(xiàn)模塊以及時(shí)鐘模塊六部分。
主要模塊功能及其特征描述如下:
?。?)IP核控制邏輯模塊:負(fù)責(zé)整個(gè)IP核的控制與運(yùn)行,當(dāng)接收到主機(jī)發(fā)來(lái)的工作命令后,該模塊根據(jù)命令的種類(lèi)(發(fā)送數(shù)據(jù)或采集數(shù)據(jù))向相應(yīng)的模塊發(fā)送控制命令;出現(xiàn)異常時(shí),本模塊根據(jù)事先定義好的規(guī)則對(duì)異常情況進(jìn)行處理;
?。?)數(shù)據(jù)模式轉(zhuǎn)換模塊:該模塊在接收到IP核控制邏輯模塊發(fā)來(lái)的工作命令后,啟動(dòng)數(shù)字信號(hào)——模擬信號(hào)的轉(zhuǎn)換;
(3)網(wǎng)絡(luò)通信模塊:采用的快速以太網(wǎng)控制器,利用其內(nèi)部集成的控制器及協(xié)議棧,可以方便地與前端模擬設(shè)備連接通信;同時(shí)利用其支持10/100 M全雙工傳輸模式的性能,實(shí)現(xiàn)快速收發(fā)數(shù)據(jù)的目的;
?。?)寄存器模塊:包括寄存器訪(fǎng)問(wèn)和寄存器單元兩部分。寄存器訪(fǎng)問(wèn)部分的作用在于,當(dāng)寄存器訪(fǎng)問(wèn)程序被IP核控制邏輯選中調(diào)用時(shí),IP核控制邏輯可通過(guò)其對(duì)寄存器單元進(jìn)行讀或?qū)懖僮髟L(fǎng)問(wèn);寄存器單元部分作為發(fā)送或采集機(jī)制流水線(xiàn)工作時(shí),數(shù)據(jù)流動(dòng)的中間暫存介質(zhì)?;诒鞠到y(tǒng)的設(shè)計(jì)目標(biāo),選擇SDRAM作為寄存器單元的硬件支撐,因其讀寫(xiě)時(shí)序較復(fù)雜,需在本系統(tǒng)中集成的SDRAM控制器IP 核與其對(duì)接[5];
(5)總線(xiàn)模塊:負(fù)責(zé)各模塊之間信息的傳輸,如提供Avalon接口供寄存器訪(fǎng)問(wèn)時(shí)使用,它使用Avalon必需的信號(hào)來(lái)訪(fǎng)問(wèn)寄存器,并支持任務(wù)邏輯傳輸類(lèi)型[6];
?。?)時(shí)鐘模塊:產(chǎn)生相應(yīng)頻率的時(shí)鐘供給IP核,時(shí)鐘的頻率由系統(tǒng)時(shí)鐘頻率分頻所得。
3 系統(tǒng)實(shí)現(xiàn)
本IP 核功能邏輯的設(shè)計(jì)基于其任務(wù)邏輯定制的基本功能和技術(shù)指標(biāo)。本設(shè)計(jì)的任務(wù)邏輯主要完成對(duì)模擬仿真系統(tǒng)前端模擬設(shè)備發(fā)送指令以及采集前端模擬設(shè)備狀態(tài)量數(shù)據(jù)。其功能邏輯也基于發(fā)送指令和接收數(shù)據(jù)兩個(gè)數(shù)據(jù)流來(lái)設(shè)計(jì)。
為避免高速、高頻系統(tǒng)時(shí)序中常存在的競(jìng)爭(zhēng)、毛刺危險(xiǎn)以及建立與保持時(shí)間相抵觸等問(wèn)題,本IP核采用同步設(shè)計(jì)的方案。同時(shí),為解決實(shí)際中仍會(huì)經(jīng)常出現(xiàn)系統(tǒng)產(chǎn)生毛刺和時(shí)鐘偏斜等問(wèn)題。本IP核中擬將時(shí)鐘控制改為觸發(fā)器輸入允許,將時(shí)鐘選擇改為獨(dú)立的時(shí)鐘分析[7]。
為加快本設(shè)計(jì)的運(yùn)行速度及處理效率,本IP核的設(shè)計(jì)以功能邏輯處理機(jī)制為基礎(chǔ),分別對(duì)發(fā)送流程和接收流程設(shè)計(jì)狀態(tài)機(jī)并實(shí)現(xiàn)[8]。
在發(fā)送流程的狀態(tài)轉(zhuǎn)換過(guò)程中,共有6個(gè)狀態(tài),如圖5所示。IP核的控制邏輯判斷來(lái)自主機(jī)的發(fā)送數(shù)據(jù)命令后,首先檢查其各功能模塊的準(zhǔn)備情況,如果準(zhǔn)備好,即開(kāi)始發(fā)送數(shù)據(jù),從寄存器單元中取出待發(fā)送數(shù)據(jù)并送至網(wǎng)絡(luò)通信模塊,由其發(fā)送至前端模擬設(shè)備。在此過(guò)程中,不斷檢測(cè)發(fā)送完成標(biāo)志位DataEND,如果該標(biāo)志位變?yōu)橛行t表示發(fā)送成功,將此信息反饋給主機(jī)并進(jìn)入下一工作周期等待狀態(tài);如果超時(shí)該標(biāo)志位仍未變化,則反饋回主機(jī)發(fā)送失敗的信息,并請(qǐng)求重發(fā)。
相應(yīng)地,接收流程的狀態(tài)轉(zhuǎn)換過(guò)程有7個(gè)狀態(tài)。其工作大致與發(fā)送流程相同,只是接收數(shù)據(jù)從寄存器單元讀出后,要先經(jīng)過(guò)數(shù)據(jù)模式的轉(zhuǎn)換后,再發(fā)送給主機(jī)使用。
4 仿真與驗(yàn)證
本文選用Altera公司的Cyclone系列的EP1C12240C8器件,并在Quartus7.2環(huán)境下采用VHDL語(yǔ)言實(shí)現(xiàn)前述IP 核的方案設(shè)計(jì)。IP核設(shè)計(jì)完成后,利用SoPC Builder對(duì)其進(jìn)行功能仿真和時(shí)序分析。在仿真測(cè)試中,以按鍵模擬實(shí)際開(kāi)關(guān)動(dòng)作;以數(shù)碼顯示器數(shù)值變化模擬實(shí)際儀器儀表或傳感器動(dòng)作,分別對(duì)該IP核的發(fā)送和接收功能進(jìn)行仿真測(cè)試。
本IP核發(fā)送功能仿真測(cè)試所得波形如圖7所示。系統(tǒng)的時(shí)鐘允許信號(hào)ClockEna有效后,系統(tǒng)寄存器有效信號(hào)MemoEna及寄存器讀信號(hào)MemoRd相繼變?yōu)橛行В到y(tǒng)在IP 核處理邏輯給出發(fā)送信號(hào)SdEna之后開(kāi)始發(fā)送寄存器中讀出的數(shù)據(jù)。在此過(guò)程中,不斷檢測(cè)發(fā)送完成信號(hào)DataEND及超時(shí)控制信號(hào)Timechip,如DataEND有效則停止發(fā)送,如前述兩信號(hào)同時(shí)有效或直到Timechip信號(hào)變?yōu)橛行?,則停止本次發(fā)送,向IP 核處理邏輯反饋重發(fā)信號(hào)Retry。通過(guò)分析波形可以得出,IP 核處理過(guò)程與前述功能邏輯設(shè)計(jì)一致。
本文提出了一種數(shù)據(jù)采集與控制系統(tǒng)軟IP核的設(shè)計(jì)方案,對(duì)其采用VHDL語(yǔ)言描述實(shí)現(xiàn),并進(jìn)行了功能仿真測(cè)試。經(jīng)測(cè)試證明,該方案能滿(mǎn)足設(shè)計(jì)要求,且成本較低,處理邏輯簡(jiǎn)單,可方便地移植到多種大型的工業(yè)模擬仿真系統(tǒng)中,應(yīng)用前景廣泛。
參考文獻(xiàn)
[1] 郭齊勝,董志明,單家元.系統(tǒng)仿真[M].北京:國(guó)防工業(yè)出版社,2006:24-26.
[2] ZHANG L,LIN Q,GAY R,et al.An autonomous decentralized multi-server framework for large scale collaborative virtual environment[J].International Journal of Image and Graphics. 2007,7(2):353-375.
[3] 葛晨陽(yáng).基于IP核開(kāi)發(fā)模式的高校集成電路設(shè)計(jì)發(fā)展策略研究[J].中國(guó)集成電路,2008(8):22-26.
[4] LUO Y B,ONG S K,CHEN D F,et al.An internet-enabled image and model based virtual machining system[J]. International Journal of Production Research,2002,40(10):2269-2288.
[5] 吳婷,王敏,周程,等.基于SoPC技術(shù)的核信息遠(yuǎn)程采集系統(tǒng)[J].電子技術(shù)應(yīng)用,2006,32(3):87-89.
[6] 譚華,古天龍.Avalon片上總線(xiàn)協(xié)議的形式化建模與模型檢驗(yàn)分析[J].桂林電子科技大學(xué)學(xué)報(bào),2009,29(2):96-100.
[7] 廖艷,陳利學(xué),賴(lài)春紅,等.基于FPGA的等精度頻率計(jì)IP Core設(shè)計(jì)[J].電子技術(shù)應(yīng)用,2007,33(12):21-23.
[8] 章世華,鄒麗麗,董湘麟,等.智能卡控制器IP核的設(shè)計(jì)與實(shí)現(xiàn)[J].電子技術(shù)應(yīng)用,2009,35(2):46-48.
免責(zé)聲明
- 凡本網(wǎng)注明"來(lái)源:智能制造網(wǎng)"的所有作品,版權(quán)均屬于智能制造網(wǎng),轉(zhuǎn)載請(qǐng)必須注明智能制造網(wǎng),http://towegas.com。違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
- 企業(yè)發(fā)布的公司新聞、技術(shù)文章、資料下載等內(nèi)容,如涉及侵權(quán)、違規(guī)遭投訴的,一律由發(fā)布企業(yè)自行承擔(dān)責(zé)任,本網(wǎng)有權(quán)刪除內(nèi)容并追溯責(zé)任。
- 本網(wǎng)轉(zhuǎn)載并注明自其它來(lái)源的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類(lèi)作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品來(lái)源,并自負(fù)版權(quán)等法律責(zé)任。
- 如涉及作品內(nèi)容、版權(quán)等問(wèn)題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
2025第十一屆中國(guó)國(guó)際機(jī)電產(chǎn)品交易會(huì) 暨先進(jìn)制造業(yè)博覽會(huì)
展會(huì)城市:合肥市展會(huì)時(shí)間:2025-09-20