直播推薦
企業(yè)動(dòng)態(tài)
- 硬核突圍!上海兆越以自主可控技術(shù)重構(gòu)礦山通信生態(tài)
- 京東五金城設(shè)立樂清電氣地標(biāo)館 探索數(shù)智供應(yīng)鏈助力產(chǎn)業(yè)帶發(fā)展新模式
- 旋轉(zhuǎn)設(shè)備故障檢測(cè),我們更懂工廠的“心跳” ——昆山金斗云測(cè)控
- 華為工業(yè)智能平臺(tái)iDME.X:工業(yè)知識(shí)圖譜新引擎,賦能工業(yè)新智造
- 賽思快訊 | 浙江省政協(xié)教科衛(wèi)體委主任鄭瑤一行領(lǐng)導(dǎo)蒞臨賽思調(diào)研
- 河北省建筑電氣&智能化2025學(xué)術(shù)交流會(huì)
- 祝山東省建筑電氣與智能化2025年年會(huì)成功召開
- 智聯(lián)無碳未來!臺(tái)鈴全球首發(fā)電動(dòng)車全生命周期碳管理系統(tǒng)
推薦展會(huì)
不得不說的是,隨著技術(shù)的進(jìn)步,現(xiàn)在CPU中集成的單元也隨之增加,例如TI的“達(dá)芬奇”架構(gòu)的處理器內(nèi)部通常由ARM+DSP構(gòu)成。同時(shí)異構(gòu)的處理器形態(tài)業(yè)逐漸流行,如ARM9+ARM7的結(jié)構(gòu)。這類一個(gè)主要處理系統(tǒng)(ARM9)外帶輔助處理系統(tǒng)(ARM7)的設(shè)計(jì),同樣成為現(xiàn)在處理器設(shè)計(jì)的流行方向。主處理系統(tǒng)運(yùn)行嵌入式操作系統(tǒng),而輔助處理單元?jiǎng)t專注某一些的領(lǐng)域的處理。這些系統(tǒng)的應(yīng)用減少了FPGA作為CPU協(xié)處理單元的領(lǐng)域。因?yàn)楫吘笷PGA相比ARM等流行嵌入式處理器價(jià)格要相對(duì)較高。
在這種情形下,F(xiàn)PGA的廠商似乎也感受到了壓力,不約而同推出了帶ARM硬核的FPGA,例如ALTERA的和XILINX的ZYNQ和ALTERA的SOCFPGA.這是即是互相競(jìng)爭的需要,也是同眾多CPU廠商一掰手腕的杰作。即使在這兩種在趨勢(shì)下,經(jīng)典的處理器+FPGA的設(shè)計(jì)仍然可看做為高性能嵌入式系統(tǒng)的典型配置。
經(jīng)典的處理器+FPGA的配置中有多種的架構(gòu)形式,即多個(gè)處理器單元,可能是ARM,MIPS,或者DSP,F(xiàn)PGA也可能是多片的配置,具體架構(gòu)形式于具體處理的業(yè)務(wù)相關(guān)和目標(biāo)設(shè)備的定位也相關(guān)。因?yàn)镕PGA作為簡單業(yè)務(wù)流大數(shù)據(jù)量的處理形態(tài)仍然是CPU*的優(yōu)勢(shì),F(xiàn)PGA內(nèi)部可以開發(fā)大量業(yè)務(wù)數(shù)據(jù)并行,從而實(shí)現(xiàn)高速的數(shù)據(jù)處理。
在實(shí)現(xiàn)高速處理方面,CPU的另一個(gè)發(fā)展趨勢(shì)是多核,多核處理器也能處理大數(shù)據(jù)量的業(yè)務(wù)的并行,例如業(yè)界TERILA已推出64核的多核處理器,采用MIPS處理器,通過二維MASH網(wǎng)絡(luò)連接在一起,形成NOC的結(jié)構(gòu)。在性能上已經(jīng)和現(xiàn)有的高速FPGA的處理能力上不相上下。但是多核處理器的不得不說的問題就是,同一業(yè)務(wù)流分配到多核處理上后,如需交互,例如訪問同一資源,就會(huì)造成讀寫的緩存一致的問題,解決的這一問題的天然思路是加鎖,即在變量訪問上加自旋鎖,但是帶來的問題就是處理性能的急劇下降。而FPGA無論并行處理和同一變量的訪問,都可以變成工程師的設(shè)計(jì)水平的問題,沒有原理性的挑戰(zhàn)。
FPGA的幾種熱門應(yīng)用沒有一種器件可以滿足*的眾多需求,因此不用擔(dān)心FPGA沒有用武之地。必定是一系列產(chǎn)品的組合。下面主要介紹一下FPGA可以作為現(xiàn)今熱門場(chǎng)景的幾種應(yīng)用。
(1)網(wǎng)絡(luò)存儲(chǔ)產(chǎn)品,特別是現(xiàn)在的NAS,或者SAN設(shè)備上,其存儲(chǔ)的時(shí)間、接口、安全性等都要求較高,而FPGA無論處理性能還是擴(kuò)展接口的能力都使其在這一領(lǐng)域大有作為?,F(xiàn)在FPGA單片就可以擴(kuò)展32個(gè)或者更多4G或者8G的FC接口。并且其協(xié)議處理相對(duì)的固定,也使FPGA在這一領(lǐng)域有大量的可能應(yīng)用。
?。?)高速網(wǎng)絡(luò)設(shè)備,現(xiàn)在高速網(wǎng)絡(luò)設(shè)備10G、40/100G以太網(wǎng)設(shè)備領(lǐng)域,同樣FPGA也是關(guān)鍵的處理部件。特別是*6的商用化及大數(shù)據(jù)對(duì)于基礎(chǔ)設(shè)施的高要求,都使這一領(lǐng)域的處理應(yīng)用會(huì)逐漸廣泛,這一領(lǐng)域通常是高速網(wǎng)絡(luò)處理器(NP)+FPGA的典型架構(gòu)。
?。?)4G等通信設(shè)備,對(duì)于新一代通信基站的信號(hào)處理,F(xiàn)PGA+DSP陣列的架構(gòu)就是絕配。特別是在處理芯片面世之前,這樣的架構(gòu)可以保證新一代通信基礎(chǔ)設(shè)施的迅速研發(fā)和部署。
沒有的架構(gòu),只有合適的組合,各種芯片和架構(gòu)都是為應(yīng)用服務(wù),互相的滲透是趨勢(shì),也是必然。FPGA相對(duì)處理器的可編程領(lǐng)域,仍然屬于小眾(雖然人數(shù)也不少)。但是正像一則笑話所說:大腿雖然比根命根子粗,但決沒有命子重要。這算開個(gè)玩笑。FPGA的實(shí)現(xiàn)為以后的芯片化留下了許多可能和想象空間,從而在應(yīng)用大量爆發(fā)時(shí)通過芯片化來大幅降低成本,這這也正是其他可編程器件所不能比擬的。
FPGA與各組成器件之間互統(tǒng)架構(gòu)確定,下一步就是FPGA與各組成器件之間互聯(lián)的問題了。通常來說,CPU和FPGA的互聯(lián)接口,主要取決兩個(gè)要素:(1)CPU所支持的接口。
?。?)交互的業(yè)務(wù)。
通常來說,F(xiàn)PGA一般支持與CPU連接的數(shù)字接口,其常用的有EMIF,PCI,PCI-E,UPP,網(wǎng)口(MII/GMII/RGMII),DDR等接口。作為總線類接口,F(xiàn)PGA通常作為從設(shè)備與CPU連接,CPU作為主設(shè)備通過訪問直接映射的地址對(duì)FPGA進(jìn)行訪問。根據(jù)是否有時(shí)鐘同步,通??偩€訪問分為同步或異步的總線,根據(jù)CPU外部總線協(xié)議有所不同,但數(shù)據(jù)、地址、控制信號(hào)基本是總線訪問類型中總線信號(hào)所不能省略的。CPU手冊(cè)中會(huì)對(duì)信號(hào)定義和時(shí)序控制有著詳細(xì)的說明,F(xiàn)PGA需要根據(jù)這些詳細(xì)說明來實(shí)現(xiàn)相應(yīng)的邏輯。同時(shí)CPU還可以對(duì)訪問時(shí)序進(jìn)行設(shè)置,比如zui快時(shí)鐘,甚至所需的zui小建立時(shí)間和保持時(shí)間,這些一般CPU都可以進(jìn)行設(shè)置,而這些具體參數(shù),不僅影響FPGA的實(shí)現(xiàn),也決定總線訪問的速度和效率。對(duì)于同步總線,只需要根據(jù)輸入時(shí)鐘進(jìn)行采樣處理即可,但對(duì)于異步總線,則需要的對(duì)進(jìn)入的控制信號(hào)進(jìn)行同步化處理,通常處理方式是寄存兩拍,去掉毛刺。因此用于采樣的時(shí)鐘就與CPU所設(shè)置的總線參數(shù)相關(guān),如采樣時(shí)鐘較低,等控制信號(hào)穩(wěn)定后在譯碼后輸出,一個(gè)總線操作周期的時(shí)間就會(huì)相對(duì)較長,其處理的效率也相對(duì)較低;假如采樣時(shí)鐘過快,則對(duì)關(guān)鍵路徑又是一個(gè)挑戰(zhàn),因此合理設(shè)定采樣頻率,便于接口的移植并接口的效率是設(shè)計(jì)的關(guān)鍵點(diǎn)和平衡點(diǎn)。
對(duì)于總線型的訪問來說,數(shù)據(jù)信號(hào)通常為三態(tài)信號(hào),用于輸入和輸出。這種設(shè)計(jì)的目的是為了減少外部連線的數(shù)量。因?yàn)閿?shù)據(jù)信號(hào)相對(duì)較多一般為8/16/32位數(shù)據(jù)總線。總線的訪問的優(yōu)勢(shì)是直接映射到系統(tǒng)的地址區(qū)間,訪問較為直觀。但相對(duì)傳輸速率不高,通常在幾十到100Mbps以下。這種原因的造成主要為以下因素(1)受制總線訪問的間隔,總線操作周期等因素,總線訪問間隔即兩次訪問之間總線空閑的時(shí)間,而總線操作周期為從發(fā)起到相應(yīng)的時(shí)間。(2)不支持雙向傳輸,并且FPGA需主動(dòng)發(fā)起對(duì)CPU操作時(shí),一般只有發(fā)起CPU的中斷處理一種方式。這種總線型操作特點(diǎn),使其可以用作系統(tǒng)的管理操作,例如FPGA內(nèi)部寄存器配置,運(yùn)行過程中所需參數(shù)配置,以及數(shù)據(jù)流量較小的信息交互等操作。這些操作數(shù)據(jù)量和所需帶寬適中,可以應(yīng)對(duì)普通的嵌入式系統(tǒng)的處理需求。
對(duì)于大數(shù)據(jù)流量的數(shù)據(jù)交互,一般采用的總線交互,其特點(diǎn)是,支持雙向傳輸,總線傳輸速率較快,例如GMII/RGMII、Upp、LVDS接口,及SERDES接口。SERDES接口一般支持的有PCI-E,XAUI,SGMII,SATA,Interlaken接口等接口。GMII/RGMII,LVDS接口一般處理在1GbpS一下的業(yè)務(wù)形式,而PCI-E,根據(jù)其型號(hào)不同,支持幾Gbps的傳輸速率。而XAUI可支持到10Gbps的傳輸速率,lnterlaken接口可支持到40Gbps的業(yè)務(wù)傳輸。
對(duì)于不同所需的業(yè)務(wù)形式及處理器的類型,則可選擇相應(yīng)的接口形式,來傳輸具體的業(yè)務(wù)?,F(xiàn)今主流FPGA中都提供的各種接口的IP.選擇FPGA與各型CPU互聯(lián)接口,一般選擇主流的應(yīng)用交互方案,特殊的接口缺少支撐IP,導(dǎo)致開發(fā)、調(diào)試、維護(hù)和兼容性的成本都較大,同時(shí)注意系統(tǒng)的持續(xù)演進(jìn)的需要,如只在本項(xiàng)目使用一次,而下一項(xiàng)目或開發(fā)階段已摒棄此類接口,則需提前規(guī)劃技術(shù)路線。畢竟一個(gè)穩(wěn)定、的接口互聯(lián)是一個(gè)項(xiàng)目成功的基礎(chǔ)。
不是所有的嵌入式系統(tǒng)都需要“高大上”的接口形式,各類低速的穩(wěn)定接口也同樣在FPGA的接口互聯(lián)中有著重要的角色,其中UART、SPI、I2C等連接形式也非常的常見。畢竟,一個(gè)的設(shè)計(jì)不是“高大上”的堆積,而是對(duì)需求zui小成本的滿足。適合的才是zui美的。
免責(zé)聲明
- 凡本網(wǎng)注明"來源:智能制造網(wǎng)"的所有作品,版權(quán)均屬于智能制造網(wǎng),轉(zhuǎn)載請(qǐng)必須注明智能制造網(wǎng),http://towegas.com。違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
- 企業(yè)發(fā)布的公司新聞、技術(shù)文章、資料下載等內(nèi)容,如涉及侵權(quán)、違規(guī)遭投訴的,一律由發(fā)布企業(yè)自行承擔(dān)責(zé)任,本網(wǎng)有權(quán)刪除內(nèi)容并追溯責(zé)任。
- 本網(wǎng)轉(zhuǎn)載并注明自其它來源的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品來源,并自負(fù)版權(quán)等法律責(zé)任。
- 如涉及作品內(nèi)容、版權(quán)等問題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
2025第十一屆中國國際機(jī)電產(chǎn)品交易會(huì) 暨先進(jìn)制造業(yè)博覽會(huì)
展會(huì)城市:合肥市展會(huì)時(shí)間:2025-09-20