FPGA PXIe 高性能數(shù)字I/O板卡
【簡(jiǎn)單介紹】
【詳細(xì)說明】
GX3700e:FPGA PXIe 高性能數(shù)字I/O板卡
簡(jiǎn)介GX3700e是用戶可自行配置的3U FPGA PXI板卡,支持160路數(shù)字I/O信號(hào),可以配置為單端或差分接口。板卡應(yīng)用Altera公司的Stratix III系列FPGA,此FPGA支持1.2Gb/s的SerDes數(shù)據(jù)速率,700MHz數(shù)字I/O時(shí)鐘速率,并具有45000個(gè)邏輯單元和1.836Kb內(nèi)存。GX3700e支持?jǐn)U展集成,用戶可以根據(jù)特定應(yīng)用設(shè)計(jì)自己的擴(kuò)展板卡,從而無需那些笨重且難于集成到測(cè)試系統(tǒng)中的額外板卡??墒褂肁ltera公司的Quartus II免費(fèi)Web版設(shè)計(jì)工具對(duì)FPGA進(jìn)行設(shè)計(jì)。一旦用戶完成FPGA設(shè)計(jì),設(shè)計(jì)文件可以通過PXI總線接口或板載EEROM加載到FPGA內(nèi)。 | ![]() |
特性GX3700e數(shù)字I/O信號(hào)容限為5V。I/O接口的邏輯系列支持LVTTL、LVDS和LVCMOS。FPGA支持4個(gè)用于時(shí)鐘同步和時(shí)鐘生成的PLL。FPGA的參考時(shí)鐘可選用板載的80MHz振蕩器或PXI 10MHz或100MHz時(shí)鐘。 FPGA可以訪問所有的PXI Express總線資源,包括PXI 10MHz時(shí)鐘、PXIe 100MHz時(shí)鐘、 PXIe 100MHz同步、PXIe 星形觸發(fā)、本地總線和PXI觸發(fā)總線,此功能可以使用戶創(chuàng)造一個(gè)結(jié)合了PXIe總線資源的自制儀器。GX3700e包含一個(gè)DMA控制器,使高速數(shù)據(jù)流進(jìn)出主控制器更加容易。 可使用GX3700e驅(qū)動(dòng)對(duì)FPGA進(jìn)行控制與訪問,此驅(qū)動(dòng)包含DMA和可用于下載已編輯的FPGA代碼的工具,并支持對(duì)寄存器的讀和寫功能。 | 編程和軟件板卡配有GXFPGA庫,軟件包包含一個(gè)虛擬儀器面板、Windows 32/64-bit DLL和文檔。虛擬面板通過一個(gè)顯示儀器當(dāng)前設(shè)置和狀態(tài)的窗口對(duì)儀器進(jìn)行交互式編程和控制。此外,提供可用于訪問ATEasy,LabView,LabView/Real-Time,C/C++,Microsoft Visual Basic®,Delphi,和Pasca等編程工具和語言的接口文件。在線幫助文檔和PDF用戶手冊(cè)提供了對(duì)板卡安裝、使用和編程的說明和指導(dǎo)。 應(yīng)用領(lǐng)域
|
請(qǐng)輸入產(chǎn)品關(guān)鍵字: