Fraunhofer HHI基于Micro-TCA平臺開發(fā)的超高速數(shù)字信號處理平臺。平臺可以用于實時的驗證各種復(fù)雜的數(shù)字信號處理算法。系統(tǒng)支持配置各種不同的子板,包括ADC, DAC, Multi-100G-Interface 以及高性能FPGA處理系統(tǒng)。
系統(tǒng)支持16路相參的56 GSa/s, 8-bit ADC 以及 65 GSa/s, 8-bit DAC的實時數(shù)字以及模擬信號流入和輸出。支持對高性能FPGA處理板的Virtex Ultrascale/Ultrascale+ FPGA的實時編程,并提供相關(guān)IP cores。
系統(tǒng)內(nèi)部所有的ADC, DAC, Multi-100G-Interface 以及高性能FPGA處理之間都有超高速 >1Tb/s的總線傳輸數(shù)據(jù)。
系統(tǒng)可以通過不同的配置廣泛用于以下的行業(yè)領(lǐng)域:
- 大于60 GBd QAM的40 GH OMFT和25/40/70 GHz CRF 相干光通信系統(tǒng)的開發(fā)也驗證測試
- 每通道幾十和幾百Gbit/s的Ultrafast數(shù)字信號處理系統(tǒng)算法的模型機開發(fā)驗證,
- 太赫茲頻段的超高速Tbit/s無線通信系統(tǒng)的開發(fā)驗證和測試