3*8 32.768KHZ308晶振華南代理 柱狀晶振封裝 中國晶體廠
深圳市偉瑞電子有限公司
參考價: | ¥ 28.55 |
訂貨量: | 1臺 |
- 2*6 32.768KHZ 產(chǎn)品型號
- 品牌
- 其他 廠商性質(zhì)
- 所在地
訪問次數(shù):274更新時間:2021-07-13 08:50:23
晶振有幾個重要參數(shù):
1.晶體元件規(guī)格書中所的頻率,也是工程師在電路設(shè)計和元件選購時首要關(guān)注的參數(shù)。晶振常用標(biāo)稱頻率在1~200MHz之間,比如32768Hz、8MHz、12MHz、24MHz、125MHz等,更高的輸出頻率也常用PLL(鎖相環(huán))將低頻進行倍頻至1GHz以上。我們稱之為標(biāo)稱頻率。
2.輸出信號的頻率不可避免會有一定的偏差,我們用頻率誤差(Frequency Tolerance)或頻率穩(wěn)定度(Frequency Stability),用單位ppm來表示,即百萬分之一(parts per million)(1/106),是相對標(biāo)稱頻率的變化量,此值越小表示精度越高。比如,12MHz晶振偏差為±20ppm,表示它的頻率偏差為12×20Hz=±240Hz,即頻率范圍是(~Hz)
3.還有一個溫度頻差(Frequency Stability vs Temp)表示在特定溫度范圍內(nèi),工作頻率相對于基準溫度時工作頻率的允許偏離,它的單位也是ppm。
4.另外,負載電容CL(Load capacitance),它是電路中跨接晶體兩端的總的有效電容(不是晶振外接的匹配電容),主要影響負載諧振頻率和等效負載諧振電阻,與晶體一起決定振蕩器電路的工作頻率,通過調(diào)整負載電容,就可以將振蕩器的工作頻率微調(diào)到標(biāo)稱值。更準確而言,無源晶體的負載電容是一項非常重要的參數(shù),因為無源晶體屬于被動元器件,所謂的被動元器件即是自身不能工作,需要外部元器件協(xié)助工作。
貼片晶振的主要參數(shù)
總頻差:在規(guī)定的時間內(nèi),由于規(guī)定的工作和非工作參數(shù)全部組合而引起的晶體振蕩器頻率和給定標(biāo)稱頻率的大偏差??傤l差包括頻率溫度穩(wěn)定度、頻率老化率造成的偏差、頻率電壓特性和頻率負載特性等共同造成的大頻差。一般只在對短期頻率穩(wěn)定度關(guān)心,而對其他頻率穩(wěn)定度指標(biāo)不嚴格要求的場合采用。
頻率穩(wěn)定度:任何晶振,頻率不穩(wěn)定是的,程度不同而已。一個晶振的輸出頻率隨時間變化的曲線。曲線中表現(xiàn)出頻率不穩(wěn)定的三種因素:老化、飄移和短穩(wěn)。
開機特性(頻率穩(wěn)定預(yù)熱時間):指開機后一段時間(如5 分鐘)的頻率到開機后另一段時間(如1 小時)的頻率的變化率。表示了晶振達到穩(wěn)定的速度。這指標(biāo)對經(jīng)常開關(guān)的儀器如頻率計等很有用。
頻率老化率:在恒定的環(huán)境條件下測量振蕩器頻率時,石英晶體振蕩器頻率和時間之間的關(guān)系。這種長期頻率漂移是由晶體元件和振蕩器電路元件的緩慢變化造成的,因此,其頻率偏移的速率叫老化率,可用規(guī)定時限后的大變化率(如±10ppb/天,加電72 小時后),或規(guī)定的時限內(nèi)大的總頻率變化(如:±1ppm/(年)和±5ppm/(十年))來表示。
貼片晶振也叫做SMD晶振也分為無源晶振和有源晶振兩種類型。無源晶振和有源晶振(諧振)的英文名稱不同,無源晶振為crystal(晶體),而有源晶振則叫做oscillator(振蕩器)。
這里將為大家介紹晶振不起振的原因以及解決方案,其次將闡述 Cspan40 晶振不起振的應(yīng)對措施以供大家參考。如果你對本文即將討論的問題存在一定興趣,不妨繼續(xù)往下閱讀哦。
遇到單片機晶振不起振是常見現(xiàn)象,那么引起晶振不起振的原因有哪些呢?讓我們一起來看看吧。
一、晶振不起振的原因
(1)PCB 板布線錯誤;
(2)單片機質(zhì)量有問題;
(3)晶振質(zhì)量有問題;
(4)負載電容或匹配電容與晶振不匹配或者電容質(zhì)量有問題;
(5)PCB 板受潮,導(dǎo)致阻抗失配而不能起振;
(6)晶振電路的走線過長;
(7)晶振兩腳之間有走線;
(8)電路的影響。
二、解決方案
(1)排除電路錯誤的可能性,因此你可以用相應(yīng)型號單片機的推薦電路進行比較。
(2)排除元件不良的可能性,因為零件無非為電阻,電容,你很容易鑒別是否為良品。
(3)排除晶振為停振品的可能性,因為你不會只試了一二個晶振。
(4)試著改換晶體兩端的電容,也許晶振就能起振了,電容的大小請參考晶振的使用說明。
(5)在 PCB 布線時晶振電路的走線應(yīng)盡量短且盡可能靠近 IC,杜絕在晶振兩腳間走線。