在電子測(cè)量領(lǐng)域,頻率是一個(gè)重要的參數(shù),往往作為計(jì)算的基礎(chǔ)參量與參考數(shù)值,隨著計(jì)算機(jī)網(wǎng)絡(luò)和電子科學(xué)技術(shù)的不斷發(fā)展,頻率的測(cè)量要求越來(lái)越高。這時(shí)一臺(tái)高精度的頻率計(jì)就顯得尤為重要
數(shù)字頻率計(jì)的基本原理是用一個(gè)頻率穩(wěn)定度高的頻率源作為基準(zhǔn)時(shí)鐘,對(duì)比測(cè)量其它信號(hào)的頻率。
SYN5636型數(shù)字頻率計(jì)作為高級(jí)國(guó)產(chǎn)頻率計(jì)使用,因其功能齊全,各方面性能指標(biāo)比較好,精度和靈敏度高,測(cè)量范圍寬等特點(diǎn),贏得了良好的使用口碑。特別適合于航空航天、、等領(lǐng)域的時(shí)間測(cè)量和晶振,電子元器件等科研、計(jì)量領(lǐng)域的時(shí)間、頻率測(cè)量。
SYN5636型通用計(jì)數(shù)器該計(jì)數(shù)器具有“多路并行計(jì)數(shù)法”:基于多路并行 處理能力強(qiáng)、計(jì)算速度快、成本低、集成度高的FPGA, 使用多路不同分頻的基準(zhǔn)信號(hào)進(jìn)行計(jì)數(shù);利用誤差只可能是1,選出**精度的計(jì)數(shù)結(jié)果。具體實(shí)現(xiàn)時(shí),使用寬帶 放大器、高速比較器搭建高速比較模塊,使用FPGA作為測(cè) 頻模塊,使用單片機(jī)、LCD顯示屏和鍵盤(pán)組成控制模塊,使用verilog編程實(shí)現(xiàn)“多路并行計(jì)數(shù)法”。
閘門(mén)電路用來(lái)控制計(jì)數(shù)時(shí)間,由一個(gè)與非門(mén)構(gòu)成。與非門(mén)的一端由時(shí)基電路提供的秒脈沖輸入,另一端由待測(cè)信號(hào)整形后輸入。電路的工作原理為:時(shí)基電路提供的秒脈沖作為門(mén)控信號(hào),當(dāng)門(mén)控信號(hào)為高電平時(shí),閘門(mén)開(kāi)通,整形后的脈沖信號(hào)經(jīng)過(guò)閘門(mén)進(jìn)入分頻電路;當(dāng)門(mén)控信號(hào)為低電平時(shí),閘門(mén)關(guān)閉,禁止脈沖信號(hào)通過(guò)。
本文章版權(quán)歸西安同步所有,尊重原創(chuàng),嚴(yán)禁洗稿,未經(jīng),不得轉(zhuǎn)載,版權(quán)所有,侵權(quán)必究!